FPGA verilog代码上传速度和大小限制
FPGA verilog code upload speed and size limit
我有两个关于 FPGA
的问题
1. 我想知道如果我创建一个完整的 CPU 带流水线的 FPGA 芯片尺寸会有多大。
有没有描述我如何计算芯片大小的计算方法或论文?
2.如果我在编译后将相当合理的功能(或模块)上传到FPGA,那么在FPGA上编写逻辑实际需要多长时间?即不包括编译时间,只包括上传时间。
这将取决于特定的 CPU,但为了让您了解 Xilinx MicroBlaze 软处理器内核占用大约 1000 个逻辑单元,可能多达大约 6000 个逻辑单元和外围设备。像 Xilinx Zynq-7100 这样的高端 FPGA 有 444K 逻辑单元。
配置FPGA非常快; Z-7100 编程大约需要 1-2 分钟。
我有两个关于 FPGA
的问题
1. 我想知道如果我创建一个完整的 CPU 带流水线的 FPGA 芯片尺寸会有多大。
有没有描述我如何计算芯片大小的计算方法或论文?
2.如果我在编译后将相当合理的功能(或模块)上传到FPGA,那么在FPGA上编写逻辑实际需要多长时间?即不包括编译时间,只包括上传时间。
这将取决于特定的 CPU,但为了让您了解 Xilinx MicroBlaze 软处理器内核占用大约 1000 个逻辑单元,可能多达大约 6000 个逻辑单元和外围设备。像 Xilinx Zynq-7100 这样的高端 FPGA 有 444K 逻辑单元。
配置FPGA非常快; Z-7100 编程大约需要 1-2 分钟。