在VHDL中,generic map assignment的RHS指的是什么?

In VHDL, what does RHS of generic map assignment refer to?

根据我对 VHDL 的理解,端口映射声明为:

signal reset_n : std_logic;

...

port map (
    ...
    reset_n => reset_n
);

...其中端口映射分配的 LHS 是您组件上的端口名称,RHS 是您在上面声明的信号。

但对于通用地图,RHS 指的是什么?

...
generic map (
    ...
    baud_rate => baud_rate
);

LHS 是实体中的通用字段,由 RHS 指定的任何内容写入(对吗?),这是将值传递到通用字段的 VHDL 方式。但是,如果 RHS 未声明为信号,那么 assigned/wired 到 LHS 的是什么?引擎盖下发生了什么?

起初,LHS 被称为 formal,RHS 被称为 actual

正式指的是您在实体中声明的常量。

entity foo is
  generic (
    constant baud_rate : T_BAUD
  );
end entity;

实际通用映射关联正式。在你的情况下 actual 是一个常数,你可以关联:

  • 来自更高层的另一个通用常量
  • 在架构声明区域中声明的常量或在包中声明的全局常量
  • 表达式,包括文字。

示例:

entity e is
  generic (
    baudrate : T_BAUD
  );
end entity;

architecture a of e is
  constant BR : T_BAUD := 100 kBd;
begin
  inst1: entity work.foo
    generic map (
      baud_rate => baudrate
    );
  inst2: entity work.foo
    generic map (
      baud_rate => BR
    );
  inst3: entity work.foo
    generic map (
      baud_rate => 115.2 KBd
    );
end architecture;