MIPS I.S.A 中使用的微体系结构是什么?
What's the microarchitecture used in the MIPS I.S.A?
我认为 MIPS 微处理器中使用的微体系结构是流水线,但我可能错了?
提前感谢您的回答!
MIPS 是一个 ISA;你可以随心所欲地实施它。一些业余项目以非流水线方式实现它,但 ISA 是围绕 https://en.wikipedia.org/wiki/Classic_RISC_pipeline 设计的——事实上,易于流水线是 RISC 和斯坦福 MIPS 项目的重点。 (商业 MIPS 从该研究项目演变而来。)
第一个商业 MIPS,R2000 是一个 5 级 RISC,它实现了 MIPS I ISA,被设计成 。
但是 MIPS R10000 是一个 4 宽超标量乱序设计,带有寄存器重命名。
其他后来的 MIPS 实现是具有较短流水线的嵌入式 CPU,并且再次按顺序执行。 https://en.wikipedia.org/wiki/MIPS_architecture#Uses
我认为 MIPS 微处理器中使用的微体系结构是流水线,但我可能错了?
提前感谢您的回答!
MIPS 是一个 ISA;你可以随心所欲地实施它。一些业余项目以非流水线方式实现它,但 ISA 是围绕 https://en.wikipedia.org/wiki/Classic_RISC_pipeline 设计的——事实上,易于流水线是 RISC 和斯坦福 MIPS 项目的重点。 (商业 MIPS 从该研究项目演变而来。)
第一个商业 MIPS,R2000 是一个 5 级 RISC,它实现了 MIPS I ISA,被设计成
但是 MIPS R10000 是一个 4 宽超标量乱序设计,带有寄存器重命名。
其他后来的 MIPS 实现是具有较短流水线的嵌入式 CPU,并且再次按顺序执行。 https://en.wikipedia.org/wiki/MIPS_architecture#Uses